Tezler

  1. Levent Ordu, “AES Algoritmasının FPGA Üzerinde Gerçeklenmesi ve Yan Kanal Analizi Saldırılarına Karşı Güçlendirilmesi”, 2006.
  2. Hakan Kayış, “AES Uygulamasının FPGA Gerçeklemelerine Karşı Güç Analizi Saldırısı”, 2006.
  3. Keklik Alptekin Bayam, “Power Analysis Resistant Hardware Implementation of The RSA Cryptosystem”, 2007.
  4. Ferhat Karakoç, “Kripto Analizde Melez Bir Yöntem: Çakışma Saldırısı”, 2008.
  5. Muhammet Şahinoğlu, “AES (Advanced Encryption Standard) Blok Şifreleme Algoritmasının FPGA Gerçeklemelerine Elektromanyetik Alan Analizi Atakları”, 2008.
  6. Çisem Kula, “AES (Advanced Encryption Standard) Blok Şifreleme Algoritmasının Bir Mikroişlemci Üzerinde Gerçeklemesi ve Farksal Güç Tüketimi Saldırısı”, 2009.
  7. Kenan Türksoy, “Differential Power Analysis Attack on an FPGA Implementation of TEA“, 2013.

Yayınlar

  1. K. Alptekin Bayam, B. Örs, “Differential Power Analysis Resistant Hardware Implementation of the RSA Cryptosystem”, The Turkish Journal of Electrical Engineering \& Computer Sciences, Vol.18, No.1, 2010, pages 129-140.
  2. A. Ü. Daniş, B. Örs, “Differential Power Analysis Attack Considering Decoupling Capacitance Effect”, The 19th European Conference on Circuit Theory and Design (ECCTD), pages 359-362, August 23-27, 2009, Antalya, Turkey.
  3. K. Alptekin Bayam, B. Örs, “Differential Power Analysis Resistant Hardware Implementation of The RSA Cryptosystem”, IEEE International Symposium on Circuits and Systems (ISCAS), pages 3314-3317, Sheraton Seattle Hotel, Seattle, Washington, USA, 2008.
  4. L. Ordu, B. Örs, “Power Analysis Resistant Hardware Implementations of AES”, The 14th IEEE International Conference on Electronics, Circuits and Systems, pages 1408-1411, December 11-14, 2007, Marrakech, Morocco.